专业的射频毫米波太赫兹方案供应商咨询热线:0512-62657975
尊龙凯时旗舰厅首页 | 新闻中心 | 行业技术
高效率低谐波失真e类rf功率放大器设计

引言

  近年来,随着无线通讯的飞速发展,无线通信里的核心部分——无线收发器越来越要求更低的功耗、更高的效率以及更小的体积,而作为收发器中的最后一级,功率放大器所消耗的功率在收发器中已占到了60%90%,严重影响了系统的性能。所以,设计一种高效低谐波失真的功率放大器对于提高收发器效率,降低电源损耗,提高系统性能都有十分重大的意义。

  笔者采用了sige bicmos工艺实现了集成e类功率放大器,其工作频率为1.8ghz,工作电压为1.5v,输出功率为26dbm,并具有高效率和低谐波失真的特点,适用于fm/fsk等恒包络调制信号的功率放大。为了达到设计目标,该功率放大器采用了一些特殊的方法,包括采用两级放大结构,差分和互补型交叉耦合反馈结构。

  e类功率放大器

  e类功放工作原理

  e类功率放大器的特点是将晶体管作开关管,相对于传统的将晶体管用作电流源的abab类功率放大器,具有更高的附加功率效率(paepower added efficiency)。

  图1所示为理想e类功率放大器的原理图。其中,c为场效应管结电容和外接电容之和,ron为场效应管处于线性区时的漏源电阻。

   当输入电压大于阈值电压时,场效应管工作在线性区,相当于开关闭合,由于漏源间电阻ron很小,因此vd近似为0;而当输入电压小于阈值电压时,场效应管截止,相当于开关断开,id0。此时,c开始充电,引起vd增加,调谐网络从vd中滤出基波,传输到负载电阻上。当开关再次闭合时,有vd=0dvd/dt =0,从而使得场效应管上的电压和电流不同时出现,消除了由于充放电带来的(1/2cv2的损耗,晶体管理想效率达到100%

  除了高效率,e类功放还有一个优点就是功率可调节性,即在保证输出效率的同时能较大范围的调节输出功率。因为场效应管相当于开关,所以输入电压的幅值不会影响输出功率的大小。同样的,当场效应管处于三极管区时,漏源间的电阻ron上会有功率消耗ploss,这是e类功放的最主要功率损耗。由于plossvd2成正比,我们可以将漏极效率表示为:

    其中,c为常数。这样,通过调节电压保证一定的输出功率,e类功放就能保持较高效率。

  存在问题

  e类功放同样也具有不少的局限性。例如,因为vdvdd大上三倍左右,所以在设计的时候就必须考虑到击穿电压的影响,这样会使得输出的功率范围有很大的局限性。此外,为了减少ron带来的损耗,必须尽可能地增大宽长比,但是晶体管的面积越大,就会造成栅极的电容越大,使得在输入端需要更小的电感来进行耦合,这会对输入端信号提出更高的要求,很难通过bicmos工艺精确实现。而且大的栅漏电容会引起输出端到输入端的强反馈,这导致了输入和输出之间的耦合。最后,单端输出电路每个周期都要向地或者硅衬底泄放一次大的电流,这可能会引起衬底耦合电流的频率和输入、输出信号的频率相同,从而在输出端产生了错误的信号。

  电路设计与改进

  图2所示为两级差分结构的功率放大器,其中m5m8为第一级差分结构功率放大器,负责对第二级功率放大器提供大的驱动电压;m1m2组成第二级差分功率放大器,而m6m7m3m4分别构成了一、二级的交叉耦合正反馈结构。

    图2所示的全差分结构能够解决衬底耦合的影响。由于在差分结构中,双端输出每个周期会向地泄放两次电流,由此使耦合电流的频率成为信号电流的两倍,这就消除了衬底耦合对信号的干扰。另外,在相同的电源电压下,当提供相同的输出功率时,全差分结构中流过每个开关管的电流要比单端输出小得多,所以在不增加开关损耗的前提下,可以使用尺寸更小的晶体管,从而减小对输入信号的要求。

  lc振荡器

  为了减小ron带来的损耗,并且提高开关速度,通常m1和m2的宽长比都会做得比较大,这样一来就会对输入端信号有更高的要求。

  图2所示的功率放大器采用了模式锁定技术,即lc振荡器结构,不仅进一步降低了开关管的尺寸,而且加快了开关的转换速度。由m3m4构成的振荡器中的交叉耦合部分,提供负阻来补偿电感l1l2所引起的损耗,并对输入开关管引入正反馈。这样当lc振荡器工作在功率放大器的输入频率时,由于其输出端在m1m2的漏极,会帮助输入开关管在尽可能短的时间完成“开”和“关”状态的变化,从而可以进一步减小输入开关管的尺寸。通过调节lc振荡器参数,使得输出端以输入频率发生振荡,从而加快开关管的开启和关闭速度,达到减小开关管宽长比的目的。

  此外,相对于采用单端口输出结构的功率放大器,图2所示的交叉耦合结构的功率放大器,在实际应用中会得到更低的总谐波失真(thd)。因为采用了全差分结构,在输出端口会大幅度的削弱偶次谐波,所以在输出谐波中奇次谐波占主要地位。

仿真结果与分析

  本电路采用0.35μm sige bicmos的工艺进行仿真,因为sige晶体管具有较高的截止频率,符合工作频率在1.8ghz的要求。此外,它与cmos工艺有很好的兼容性,可以实现高集成度的芯片。

  在cadence上通过spectrerf工具仿真后,得到输出功率和附加功率效率(pae)随频率变化曲线(如图3所示)。当电源电压为1.5v,在1.8ghz时,pae达到最大值45.4%,漏极效率也达到最大值的66.2%,此时的输出功率为26dbm

  由图4还可看出,偶次谐波在输出端中并不占主导地位,它被大大的削弱了,相比单端口功率放大器,该器件在谐波失真方面有较大的改善。当输入频率为1.8ghz,电源的输出电流如图5所示,通过计算可以得到电源的输出功率为595.5mw。图6所示为漏极电压vd经过调谐网络后保留下的基次波部分波形,由此可以计算得到负载(50ω)上的功率为394mw

 


网站地图